Добро пожаловать в Викиверситет!

править
 
Иллюстрирование Википедии: Руководство по размещению файлов на Викискладе. После загрузки файлов на Викисклад их можно будет использовать в статьях Викиверситета.

Здравствуйте, и добро пожаловать в русскоязычную часть Викиверситета! Надеемся, Вы получите большое удовольствие от участия в проекте.

Постарайтесь вначале статьи обозначить цель Вашей работы. Укажите, является ли создаваемая Вами страница учебным курсом или исследовательской работой.

Если Вы хотите написать энциклопедическую статью, то для этого есть Википедия, см. Чем не является Викиверситет.

Ознакомьтесь, пожалуйста, с вики-разметкой и принципами размещения и именования статей.

Чтобы получать актуальную информацию о событиях, происходящих в Викиверситете, Вы можете установить шаблон {{Актуально}}, например, в самое начало своей страницы обсуждения.

Иллюстрации загружайте на Викисклад, предназначенный для хранения медиафайлов вики-проектов. Прочитайте, пожалуйста, брошюру об основах иллюстрирования статей в Википедии и работе на Викискладе. Загруженные файлы на Викисклад можно будет одинаково легко использовать в Википедии и в Викиверситете.

По всем вопросам смело обращайтесь на портал сообщества или к одному из администраторов. При этом, пожалуйста, подписывайтесь на страницах обсуждения (но не в статьях Викиверситета), используя четыре идущих подряд знака тильды (~~~~). И ещё раз — добро пожаловать! :-) вы можете убрать данный шаблон с вашей страницы обсуждения по собственному желанию


Шаблон не удалять.--NSA52 18:46, 20 сентября 2010 (UTC)Ответить

Пример оформления заголовка занятия

Занятие день, месяц , год (№ по порядку)

править

Занятие 14.09/2010 (№ 3)

править

Задание 1 33226(8)=18246(10) 1531(8)=4441(10)

Задание 2

18246(10)=100011101000110 4441(10)=1000101011001

Задание 3


100011101000110+1000101011001=101100010011111

Задание 4

1000101011001*100011101000110=100110101000110110101010110


(StekliannikovAA 08:33, 14 сентября 2010 (UTC))Ответить

Занятие 4

править

A=64 B=80 C=-17 D=77 (А-В)ок=1/10000 (A-B)дк=0/01111 (С-D)ОК=1/1011110 (D-C)ДК=0/0100001 StekliannikovAA 08:48, 21 сентября 2010 (UTC)Ответить

Занятие 19.10.2010 (№6)

править

1

- 2И-НЕ

- на полевых транзисторах

- если на оба входа подан сигнал высокого уровня - на выходе будет сигнал низкого. Во всех остальных случаях - высокого

2

- 2ИЛИ-НЕ

- на полевых транзисторах

- если на оба входа подан сигнал низкого уровня - на выходе будет сигнал высокого. Во всех остальных случаях - низкого

3

- исключающее или

- полевые транзисторы и инвертор

- если на один из входов подан сигнал высокого уровня - на выходе сигнал высокого. Если на обоих входах одинаковые сигналы (низкого уровня либо высокого) то на выходе сигнал низкого уровня

4

- синхронный RS-триггер

- полевые транзисторы

-

5

- инвертор

- биполярный транзистор

- при подаче на вход сигнала высокого уровня, на выходе получаем сигнал низкого и наоборот

6

- 3ИЛИ-НЕ

- биполярные транзисторы

- если на всех входах сигнал высокого уровня - на выходе сигнал низкого. Если хотя бы на одном сигнал низкого - на выходе устанавливается сигнал высокого

7

- 3И-НЕ

- биполярные транзисторы, диоды, резисторы

- если на всех входах сигнал высокого уровня - на выходе сигнал низкого. Если хотя бы на одном сигнал низкого - на выходе устанавливается сигнал высокого

8

- 2И-НЕ

- биполярные транзисторы и резисторы

- если на обоих входах сигнал высокого уровня - на выходе сигнал низкого. Во всех остальных случаях на выходе сигнал высокого уровня

9

- 2ИЛИ-НЕ

- биполярные транзисторы и резисторы

- если на обоих входах сигнал низкого уровня - на выходе сигнал высокого. Во всех остальных случаях на выходе сигнал низкого уровня

10

- асинхронный RS-триггер (2И-НЕ)

- полевые транзисторы

- При подаче единицы на вход S выходное состояние становится равным логической единице. А при подаче единицы на вход R выходное состояние становится равным логическому нулю. Состояние, при котором на оба входа R и S одновременно поданы логические единицы, является запрещённым

11

- синхронный триггер (4И-НЕ)

- полевые транзисторы

- при подаче единицы на вход S получаем Q выходное состояние, равное 1(соответственно на выходе Q` будет 0). При подаче единицы на R получаем на выходе обратные величины

12

- D-триггер (6И-НЕ)

- полевые транзисторы

- информация на выходе остаётся неизменной до прихода очередного импульса синхронизации. На выходе Q получаем сигнал того же уровня, что и на входе. На Q` соответственно будет обратная величина

13

- JK-триггер (8И-НЕ)

- полевые транзисторы

- При подаче единицы на вход J и нуля на вход K выходное состояние триггера становится равным логической единице. А при подаче единицы на вход K и нуля на вход J выходное состояние триггера становится равным логическому нулю. JK-триггер в отличие от RS-триггера не имеет запрещённых состояний на основных входах PonomarevDS 08:48, 19 октября 2010 (UTC)


StekliannikovAA 08:37, 19 октября 2010 (UTC)Ответить


Занятие 7

править

1 - Двоичный полусумматор

- 1И и 1 исключающее ИЛИ

-При подаче на 2 входа логической единицы на выходе S получим 0, а на выходе С - 1. Если на 1 из входов подать 1, а на другой 0 - на выходе S будет 1, а на С - 0

2

- Троичный сумматор

- 2И, 1ИЛИ, 2 искл. ИЛИ

- При подаче на все входы 1, на выходах получим 1. Если подать на 1 вход 1, и на 2 входа по 0, на S будет 1, а на С - 0. Если на 2 входа по 1, а на 1 подать 0, то на С будет 1, а на S - 0

3

- Дешифратор

- 8И, 1 ИЛИ, 9И-НЕ, 4 инвертора, 7-сегментный индикатор

- при подаче различных сигналов, на индикаторе получаем различные числа: 0(при нуле на всех входах), 1(1 на 4-ом входе), 2(1 на 3-ем входе), 3(1 на 3-ем и 4-ом входах), 4(1 на 2-ом входе), 5(1 на 2-ом и 4-ом входах), 6(1 на 2-ом и 3-ем входах), 7(1 на 2-ом, 3-ем и 4-ом входах), 8(1 на 1-ом входе), 9(1 на 1-ом и 4-ом входах)

4

- Цифровой компаратор

- 3 инвертора, 2 исключающих ИЛИ, 4И-НЕ, 1ИЛИ, 1ИЛИ-НЕ

- Определяет, какое число больше - на входах 1 и 2, или на входах 3 и 4. После этого подается соответствующий сигнал на один из выходов ( А>B, A<B, A=B )

5

- 4-х битный счетчик

- 4 JK-триггера

- на выходах получается двоичный (двоично-десятичный) код, определяемый числом поступивших импульсов.

6

- 8-битный счетчик

- 8 JK-триггеров

- на выходах получается двоичный (двоично-десятичный) код, определяемый числом поступивших импульсов.

7

- 4-х битный синхронный счетчик

- 4JK-триггера, 2И

- на выходах получается двоичный (двоично-десятичный) код, определяемый числом поступивших импульсов.

8

- 4-х Тактный десятичный счетчик

- 4JK-триггера, 4И

- на выходах получается двоичный (двоично-десятичный) код, определяемый числом поступивших импульсов.

9

- счетчик кода Грея

- 4-х битный счетчик, 3 исключающих ИЛИ

- на выходах получается двоичный (двоично-десятичный) код, определяемый числом поступивших импульсов.

10

- Делитель частоты

- D-триггер

- Делители частоты считают входные импульсы до некоторого задаваемого коэффициентом счета состояния, а затем формируют сигнал переключения триггеров я нулевое состояние, вновь начинают счет входных импульсов до задаваемого коэффициента счета и т. д.

StekliannikovAA 11:16, 11 ноября 2010 (UTC)Ответить

Занятие 13

править

001 Sub #308

Микрокоманды

00 MAR := PC

01 --> MRd

02 CR := MDR

03 PC := PC+1

04 DR := ADR

05 ALU <-- COP

06 Start ALU

07 END_COMMAND


002 WR 011

Микрокоманды

00 MAR := PC

01 --> MRd

02 CR := MDR

03 PC := PC+1

04 MAR := ADR

05 MDR := Acc

06 MWr

07 END_COMMAND